altium design畫PCB,過孔靠經邊緣時,鋪銅會

2021-04-27 10:34:21 字數 3549 閱讀 8578

1樓:匿名使用者

我想你是過孔

copy的尺寸設定的與rule衝突了。在選單design裡,選rules,在左側開啟designrules>>routing>>routingviastyle下的routingvias裡,設定過孔最大最小值,設定完成後就不會有綠色了

2樓:匿名使用者

重新鋪銅一下,tools—pourmanager—start

altium designer 放置了焊盤和過孔後不顯示中間的孔

3樓:小濤

右鍵--option--show/hide--boardlayers and colors--右邊的system colors--將下邊的pad hole和via hole後邊的勾打上就可以了

altium designer 13 放置或者移動過孔的時候,不顯示軌跡

4樓:匿名使用者

估計就是drictx關閉的原因,這個事drictx是用來對顯示卡的支援,反正和顯示相關就對了。我內

之前遇到過顯示卡驅動始容終安裝不上,折騰了幾天就放棄了,效果就和你一模一樣,只要滑鼠拖動器件,器件就消失,放開就顯示出來了。到後來終於把顯示卡驅動裝好了,這樣的症狀一下就消失了。

解決一定給100分!急!! 用過altium designer的進來,鋪銅之後為什麼看不到效果?

5樓:匿名使用者

你將「remove dead copper」選項勾選了,polygon被當成死銅刪掉了。

6樓:匿名使用者

我也遇到過這種情況,你可以在99se中再鋪一次銅,之後便可以了!反正印製時也是轉換成99se才能印製!

7樓:匿名使用者

填充模式 選擇實心填充,也就是第一個

網路選項 選擇你想要連結的網路

其他的就沒什麼了

pcb中,在放置頂層和底層鋪銅的過孔時,每次放置過孔都要設定網路(從no net 調到 gnd)。

8樓:匿名使用者

pcb中,在放置bai頂層和底層du鋪銅的過孔

zhi時,每次放置過孔都要設定網路是設dao置錯誤造成的,回解決答方法為:

1、先開啟一個pcb檔案,在pcb工程介面:設計-規則-electrical-clearance-選中右鍵-新規則-左鍵點中新規則。

2、右邊出現設定框-在上面的「where the first object matches」框下面的高階旁邊,點「詢問構建器」。

3、左邊的「條件型別/操作員」點中出現的下拉框選擇「object kind is」,在右邊的「條件值」選擇「poly」然後確定。

4、設定框右邊出現「ispolygon」,將其改為「inpolygon」,即第二個字母s改為n。

5、這時就可以更改最底下的「約束」裡面「最小間隔」的值。

9樓:匿名使用者

可以的,你應該先覆銅,覆銅網路為gnd;

然後放置過孔,放置之前把網路定位gnd,再放置;

10樓:我是文章哥哥

我也想問,能不能在放置過孔的時候可以自動定位網路,每次放置時都要選擇,很是麻煩

11樓:匿名使用者

在第一次設定完就可以啦

12樓:187真知道

放置前設定屬性為gnd等,就可以了,後面無需設定;

13樓:zlx的知道

可以放置過孔前就設定網路,後面就不用設定了;

在altium designer中畫pcb是放置的過孔為什麼是綠色的? 30

14樓:匿名使用者

我想你是過孔的尺寸設定的與rule衝突了。在選單design裡,選rules,在左側開啟design rules>>routing>>routing via style下的routingvias裡,設定過孔最大最小值,設定完成後就不會有綠色了

15樓:

樓主截圖看一下。

猜測是因為drc報錯造成。

開啟你的pcb,將輸入法切換到英文輸入法,點鍵盤l鍵,出現對話方塊,將對話方塊中系統顏色一欄下面的drc error markers前面的勾去掉即可。

16樓:啊鬆小屋

你看看這篇文章網頁連結

17樓:匿名使用者

變綠色(軟體預設報警色,確認自己沒有手動修改顏色定義)肯定是與設計規則衝突,軟體提示報警了。通常有幾個原因:1.

過孔距離器件或焊盤距離太近;2.板卡存在大面積覆銅等。如果是第一個原因,只要將過孔距離挪開即可,第二個原因重新覆銅即可解決。

18樓:匿名使用者

有兩個原因,一是你本身的pcb沒問題,只是你的規則設定的和你的過孔出現衝突,二是過孔打到了某根線上或者離某根線太近了。

altium designer 覆銅與導線或過孔的間距如何設定

19樓:湖人總冠軍

步驟如下:

1、在pcb工程介面:設計

規則電氣間隙右鍵單擊

版新建規則左鍵單擊新建規則。

2、設權置框出現在右側-在上面「第一個物件匹配的位置」框下的「高階」旁邊,單擊「詢問生成器」

3、從左側「條件型別/運算子」點的下拉框中選擇「物件型別為」,然後在右側選擇「條件值」。

4、然後選擇「poly」然後確定。

5、「ispolygon」出現在設定框的右側,將其更改為「inpolygon」,即第二個字母s更改為n。

6、此時,可以在最低的「約束」中更改「最小間隔」的值!手術結束。

20樓:之何勿思

方法1、在pcb工程介面:設計-規則

-electrical-clearance-選中右鍵-新規則-左鍵點中新規則

2、右邊出現設定框回-在上面的「where the first object matches」框下面的高答級旁邊,點「詢問構建器」

3、左邊的「條件型別/操作員」點中出現的下拉框選擇「object kind is」,在右邊的「條件值」

4、選擇「poly」然後確定。

5、設定框右邊出現「ispolygon」,將其改為「inpolygon」,即第二個字母s改為n。

6、這時就可以更改最底下的「約束」裡面「最小間隔」的值!操作結束。

21樓:匿名使用者

設計-規則-electrical-clearance-選中copy

右鍵-新規bai則-左鍵點中新規則-右邊出du現設定框-在上面的「where the first object matches」框zhi下面dao的高階旁邊,點「詢問構建器」-左邊的條件型別點中出現的下拉框選擇「object kind is」,右邊的「條件值」選擇「poly」-確定-設定框右邊出現「ispolygon」,將其改為「inpolygon」,即第二個字母s改為n-在最底下的約束條件裡面選擇最小間隔! 大功告成! 採納哦!

allegro pcb中匯入網表後,在畫pcb時沒有將所有元

對你畫pcb沒有影響就行的,但是在後面drc檢查時,肯定會提示你有錯誤存在的。最好的方法還是修改原理圖,再重新生成網表匯入pcb。在cadence的allegro中畫了一個pcb的封裝,但在匯入網表生成pcb時引腳一發生的偏移,求各位大神解釋下 100 你看看copy 你的那個引腳的pad,在bai...

我用PROTEL 99畫了電源的電路在PCB佈線的時候始

在原理圖裡一定要選擇好元件的封裝,對應pcb庫裡應有同名稱的元件,沒有自己畫,但名稱,引腳號等要和原理圖對應,生成pcb圖後,設定pcb規則,如線寬 間距 過孔 和地線焊盤連線形狀等。自己布元件位置,自動連線後,再修改不合理的連線,或不合理的元件佈置,自動檢查,注意實際元件佈置後是否安裝容易,注意大...

pc是什麼材質,PC是什麼材質

pc板是以聚碳酸酯為主要成分,是一種高科技 綜合效能極其卓越 節能環保型塑料板材,是目前國際上普遍採用的塑料建築材料,有其他建築裝飾材料 如玻璃 有機玻璃等 無法比擬的優勢。採用共擠壓技術co extrusion而成的,顯示pc板耐中性油,不耐強酸,不耐久,不耐鹼,要加塗層uv才行。但耐高溫,採光效...