ttl與非門的邏輯功能是什麼TTL與非門的邏輯功能是什麼

2021-03-07 06:34:10 字數 5427 閱讀 2634

1樓:匿名使用者

與非門,同時輸入兩個高電平,則輸出一個低電平,否則輸出高電平的電路。

邏輯表示式是:f=(ab)' 。

與非門(英語:nand gate)是數位電路的一種基本邏輯電路。若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。

與非門可以看作是與門和非門的疊加。

相關知識:

與門:同時輸入兩個高電平,輸出一個高電平;否則輸出低電平。

與門(英語:and gate)又稱「與電路」、邏輯「積」、邏輯「與」電路。是執行「與」運算的基本邏輯閘電路。

有多個輸入端,一個輸出端。當所有的輸入同時為高電平(邏輯1)時,輸出才為高電平,否則輸出為低電平(邏輯0)。

非門(英文:not gate)又稱非電路、反相器、倒相器、邏輯否定電路,簡稱非門,,是邏輯電路的基本單元。非門有一個輸入和一個輸出端。

當其輸入端為高電平(邏輯1)時輸出端為低電平(邏輯0),當其輸入端為低電平時輸出端為高電平。也就是說,輸入端和輸出端的電平狀態總是反相的。非門的邏輯功能相當於邏輯代數中的非,電路功能相當於反相,這種運算亦稱非運算。

或門(or gate),又稱或電路、邏輯和電路。如果幾個條件中,只要有一個條件得到滿足,某事件就會發生,這種關係叫做「或」邏輯關係。具有「或」邏輯關係的電路叫做或門。

或門有多個輸入端,一個輸出端,只要輸入中有一個為高電平時(邏輯「1」),輸出就為高電平(邏輯「1」);只有當所有的輸入全為低電平(邏輯「0」)時,輸出才為低電平(邏輯「0」)。

或非門(英語:nor gate)是數字邏輯電路中的基本元件,實現邏輯或非功能。有多個輸入端,1個輸出端,多輸入或非門可由2輸入或非門和反相器構成。

只有當兩個輸入a和b為低電平(邏輯0)時輸出為高電平(邏輯1)。也可以理解為任意輸入為高電平(邏輯1),輸出為低電平(邏輯0)。

2樓:匿名使用者

「與」在邏輯運算中表示乘法。

與非門的邏輯功能就是當輸入端全是「1」時,輸出為「0」。

只要輸入有一個是「0」,輸出就為「1」。

.cmos與非門和ttl與非門的邏輯功能一樣嗎?

3樓:

cmos和ttl只是工作方式不同,邏輯功能是沒有區別的。

或門,非門,與非門的邏輯功能是(   ???   )

4樓:凝住今日怎樣

或門是實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 「1」,或門的輸出即為 「1」。

而只有所有輸入端為 「0」時,輸出才為 「0」

非門是實現邏輯代數非的功能,即輸出始終和輸入保持相反。當輸入端為高電平(邏輯「1」)時,輸出端為低電平(邏輯「0」);反之,當輸入端為低電平(邏輯「0」)時,輸出端則為高電平(邏輯「1」)

與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。

與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

拓展資料:

非門是基本的邏輯閘,因此在ttl和cmos積體電路中都是可以使用的。標準的積體電路有74x04和cd4049。74x04ttl晶片有14個引腳,4049cmos晶片有16個引腳,兩種晶片都各有2個引腳用於電源供電/基準電壓,12個引腳用於6個反相器的輸入和輸出(4049有2個引腳懸空)。

cmos電路中的邏輯閘有非門、與門、與非門、或非門、或門、異或門、異或非門,施密特觸發門、緩衝器、驅動器等

與非門則是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平

與非門晶片:74ls系列:74ls00、74ls20,cmos系列:cd4011

或門可以通過不同的方法實現,包括二極體實現、開關實現、cmos邏輯實現等,通過將多個或門級聯也可以實現多輸入的或門。

5樓:憶安顏

或門:有1出1,全0出0

非門:0出1,1出0

與非門:有0出1,全1出0

擴充套件資料

閘電路,是指用以實現基本邏輯運算和復合邏輯運算的單元電路,常用的閘電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。

從邏輯關係看,閘電路的輸入端或輸出端只有兩種狀態,無訊號以「0」表示,有訊號以「1」表示。也可以這樣規定:低電平為「0」,高電平為「1」,稱為正邏輯。

反之,如果規定高電平為「0」,低電平為「1」稱為負邏輯,然而,高與低是相對的,所以在實際電路中要先說明採用什麼邏輯,才有實際意義,例如,負與門對「1」來說,具有「與」的關係,但對「0」來說,卻有「或」的關係,即負與門也就是正或門;

同理,負或門對「1」來說,具有「或」的關係,但對「0」來說具有「與」的關係,即負或門也就是正與門。

6樓:龍

在常用的數字邏輯電路中,一般只有兩種狀態低電平(例如用0表示)和高電平(例如用1表示)。

與門:當一個輸入端為0時,輸出就是0。只有所有的輸入端是1時,輸出才是1。

或門:當一個輸入端為1時,輸出就是1。只有所有的輸入端是0時,輸出才是0。

非門:它的作用是使輸入訊號反向。例如輸入0,那麼輸出就是1,輸入1,輸出就是0。

與非門:當輸入端全是「1」時,輸出為「0」。 只要輸入有一個是「0」,輸出就為「1」。

或非門:當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。輸入相同訊號(全1或全0),則輸出0;輸入不同訊號,則輸出1。

7樓:匿名使用者

與門 :一般來說是兩個

或者兩個以上輸入端,一個輸出端。只要輸入有0那麼輸出就是0,只有所有的輸入端是1時,輸出才是1。

或門:一般來說是兩個或者兩個以上輸入端,一個輸出端。只要輸入有一那麼輸出就是一,只有所有的輸入端是0時,輸出才是0。

非門:是一個輸入端,一個輸出端,它的作用是使輸入訊號反向。例如輸入0,那麼輸出就是1,輸入1,輸出就是0。

拓展資料:

在邏輯問題中,與門 ---> 如果決定某一事件發生的多個條件必須同時具備事件才能發生,則稱這種因果關係為與邏輯。

或門 --> 如果決定某一事件發生的多個條件中,只要有一個或一個以上條件成立,事件便可發生,則稱這種因果關係為或邏輯。

非門 --> 如果某一事件的發生取決於條件的否定,即事件與事件發生的條件之間構成矛盾,則這種因果關係稱為非邏輯。

8樓:匿名使用者

「或」門,又稱「或」電路。如果幾個條件中,只要有一個條件得到滿足,某事件就會發生,這種關係叫做「或」邏輯關係。具有「或」邏輯關係的電路叫做「或」門。

有幾個輸入端,只有一個輸出端。只要輸入中有一個為「1」電平時,輸出就為「1」電平,只有當所有的輸入全為「0」電平時,輸出才為「0」電平。

邏輯或也稱為邏輯加。或門表示式為∶f=a+b非門又稱反相器,是邏輯電路的重要基本單元,非門有輸入和輸出兩個端,電路符號見附圖,其輸出端的圓圈代表反相的意思,當其輸入端為高電平時輸出端為低電平,當其輸入端為低電平時輸出端為高電平。也就是說,輸入端和輸出端的電平狀態總是反相的。

a=(a')'

與非門是與門和非門的疊加,有兩個輸入和一個輸出,先進行與運算,再進行非運算。與運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。

與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

與非門真值表:有0出1,全1出0

9樓:陳堅道

或門的邏輯功能:只有當全部輸入端都處於低電平時,輸出端才處於低電平;只要有一個輸入端出現高電平,輸出端便為高電平。

非門的邏輯功能:低電平輸入、高電平輸出;高電平輸入,低電平輸出。

與非門的邏輯功能:只有當全部輸入端都處於高電平時,輸出端呈現低電平;只要有一個輸入端處於低電平,輸出端就輸出高電平。

10樓:碩果

以前老明白了,現在咋不懂呢,愁死我了。

11樓:shine顧俊

或門-------有1出1,全0出0

與門-------有0出0,全1出1

非門-------0出1, 1出0

與非門----有0出1,全1出0

ttl與非閘電路圖 它是如何使y等於a與b的非?它的邏輯功能是如何實現的?

12樓:黑豹

(1)a 或 b,或 a 、b 同時輸入低bai電平,電流du從 vcc 、r1 、t1 發射結 接地zhi,t1 導通,t1 的集電極對 t2 基極dao是拉電流,專

而不是屬注入電流,t2 、t5 截止,t4 導通,輸出高電平。

(2)a、b 同時輸入高電平,t1 截止,電流從 vcc 、r1、t1 的集電結注入 t2 的基極,t2 導通,t5 導通接地,輸出低電平 。

13樓:匿名使用者

輸出 y=/ab,如果輸入a,b有一個是低電平,或

兩個都為低電平,輸出為高電版

平。如果輸入a,b為高電平,輸出為低電平。根權據電路圖,如果輸入a,b有一個(或兩個)為低電平,那麼使得t1飽和,t1飽和,使得t2基極為低電平,t2截止,t2截止使得t5截止,t4飽和,使得輸出y為高電平。

如果a,b輸入為高電平或懸空,使得t2基極為高電平,t2飽和,t5飽和,t4截止,輸出y為低電平。

什麼是ttl與非門

14樓:帥帥一炮灰

ttl:

是 time to live的縮寫,該copy

欄位指定ip包被路由器丟bai棄之前允許通過的du最大網段數量。zhittl是ipv4包頭的一個8 bit欄位。

非門:dao

非門(英文:not gate)又稱非電路、反相器、倒相器、邏輯否定電路,簡稱非門,,是邏輯電路的基本單元。

ttl的作用:

1 是限制ip資料包在計算機網路中的存在的時間。

2 避免ip包在網路中的無限迴圈和收發,節省了網路資源,並能使ip包的傳送者能收到告警訊息。

3 防止資料包不斷在ip網際網路絡上永不終止地迴圈。

非門作用:

實現邏輯代數非的功能,即輸出始終和輸入保持相反。當輸入端為高電平(邏輯「1」)時,輸出端為低電平(邏輯「0」);反之,當輸入端為低電平(邏輯「0」)時,輸出端則為高電平(邏輯「1」) 。

或門,非門,與非門的邏輯功能是與門,或門,非門它們的邏輯功能是什麼?

或門是實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 1 或門的輸出即為 1 而只有所有輸入端為 0 時,輸出才為 0 非門是實現邏輯代數非的功能,即輸出始終和輸入保持相反。當輸入端為高電平 邏輯 1 時,輸出端為低電平 邏輯 0 反之,當輸...

如何用最簡單的方法驗證與非門的邏輯功能是否完好

測電平咯 輸入2個高電平,輸出就是低電平 其餘還有3種情況,如果輸出都是高電平 邏輯就完好了 麻煩採納,謝謝 如何用最簡單的方法驗證與非門的邏輯功能是否完好 與非門,有零出一,雙一出零 只要將其一端接高電平,另一端來1時出0,來0時出1即可。或非門反之,將一端接低電平 另一端來1出0,來0時出1,即...

為什麼不能將多個TTL與非門的輸出端連線在一起使用

從原理上分析啊,ttl與非門輸出端改變另一個輸出端了狀態,相互影響後不能實現與非門的輸出了 為什麼2個普通ttl與非門輸出端並在一起使用會造成器件損壞 兩個普通 ttl 與非門輸出端並在一起使用時,若一個門開,一個門關則輸出既非高電平也非低電平,造成邏輯功能混亂 另外此時門的輸出級電流大於正常值,可...